DSpace À propos de l'application DSpace
 

Depot Institutionnel de l'UMBB >
Mémoires de Master 2 >
Faculté des Sciences >
Infotronique >
Système électronique complexe >

Veuillez utiliser cette adresse pour citer ce document : http://dlibrary.univ-boumerdes.dz:8080/handle/123456789/3705

Titre: Conception d’une architecture matérielle pour l’AES et implémentation sur circuit FPGA
Auteur(s): Tafiroult, Mohamed Hussein
Termeche, Hayet AZZOUZI; O (promoteur)
Mots-clés: Conception
Implémentation
Crypto-système AES
Date de publication: 2016
Résumé: Le travail présenté dans ce mémoire a pour objectifs : l’étude, la conception et l’implémentation d’un IP pour le crypto-système AES. Cet IP d’AES sera modélisé par VHDL et implémenté sur circuit FPGA de la famille Virtex-7 de XILINX en le programmant au plus bas niveau et en utilisant certaines techniques d’optimisation. Nous avons cherché à atteindre un bon compromis entre la vitesse de fonctionnement et la surface occupée par notre IP, pour cela l’architecture parallèle-série du module AES a été choisie. L’environnement de travail utilisé est XILINX ISE 13.2, où les programmes ont été simulés par l’intermédiaire de l’outil de simulation VHDL ISIM et les résultats d’implémentation de notre IP d’AES ont été comparés avec un exemple publié par le NIST et ont été satisfaisants.
Description: 67 p. : ill. ; 30 cm
URI/URL: http://dlibrary.univ-boumerdes.dz:8080/handle/123456789/3705
Collection(s) :Système électronique complexe

Fichier(s) constituant ce document :

Fichier Description TailleFormat
THESE AES FINALE.pdf6,92 MBAdobe PDFVoir/Ouvrir
View Statistics

Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.

 

Valid XHTML 1.0! Ce site utilise l'application DSpace, Version 1.4.1 - Commentaires